Pressemitteilung von Erin Hartin

Western Digital liefert neue Innovationen zur Förderung von offenen Standard-Schnittstellen und der Entwicklung von RISC-V-Prozessoren


IT, NewMedia & Software

Das Unternehmen gibt bekannt, den neuen RISC-V SweRV Core™ auf Open-Source-Basis anzubieten, um Entwicklungen von speziell angefertigten Architekturen von der Core bis zur Edge zu beschleunigen

06. Dezember 2018, San Jose, Kalifornien - Die Western Digital Corp. (NASDAQ: WDC) kündigte auf dem RISC-V-Gipfel drei neue Open-Source-Innovationen an, die die internen RISC-V-Initiativen des Unternehmens und die des wachsenden RISC-V-Ökosystems unterstützen sollen. In seiner Keynote-Ansprache enthüllte Martin Fink, Chief Technology Officer von Western Digital, die Pläne zur Einführung eines neuen Open-Source RISC-V-Cores, einer Open-Standard-Initiative für Cache-kohärenten Speicher über ein Netzwerk sowie einen RISC-V-Befehlssatz-Simulator auf Open-Source-Basis. Diese Innovationen dürften die Entwicklung neuer, speziell entwickelter Architekturen für Big-Data- und Fast-Data-Umgebungen beschleunigen. Western Digital hat eine aktive Rolle darin übernommen, die Weiterentwicklung des RISC-V-Ökosystems zu unterstützen. Dazu gehören mehrere strategische Investitionen und Partnerschaften und ein nachgewiesener Fortschritt des erklärten Zieles, eine Milliarde Prozessorkerne des Unternehmens auf die RISC-V-Architektur umzustellen.
(https://www.westerndigital.com/company/newsroom/press-releases/2017/2017-11-28-western-digital-to-accelerate-the-future-of-next-generation-computing-architectures-for-big-data-and-fast-data-environments)

"Angesichts der ständig wachsenden Verbreitung von Big und Fast Data sind speziell ausgearbeitete Technologien entscheidend, um den wahren Nutzen von Datenbeständen über das heutige breite Spektrum datenzentrierter Applikationen hinweg ausschöpfen zu können", erklärte Fink. "Unser neuer SweRV Core und die neue Cache-Coherency-Fabric-Initiative machen die entscheidenden Möglichkeiten deutlich, die sich erschließen, sobald die Daten näher an die Rechenleistung rücken. Diese geplanten Beiträge zur Open-Source-Community und das anhaltende Engagement der RISC-V-Initiative haben ein reizvolles Potenzial, um kooperative Innovationen und datengetriebene Erkenntnisse zu beschleunigen."

Die offene, skalierbare Befehlssatz-Architektur RISC-V ermöglicht eine Vielzahl an Big-Data- und Fast-Data-Anwendungen und -Workloads, die in Core-Rechenzentren sowie in ausgelagerten, entfernten und mobilen Systemen an der Edge immer mehr an Verbreitung gewinnen. Damit stellt sie eine Alternative zu den gegenwärtigen, standardmäßigen und universellen Rechnerarchitekturen dar. Mit RISC-V lassen sich Schnittstellen auf der Basis offener Standards nutzen, um spezialisierte Verarbeitungslösungen, speicherzentrierte Lösungen, besondere Massenspeicher-Anwendungen und flexible Interconnect-Applikationen möglich zu machen.

Western Digital plant, seinen RISC-V SweRV Core, der auf einem 2-way-superscalar design basiert, auf Open-Source-Basis verfügbar zu machen. Der RISC-V SweRV Core von Western Digital ist ein 32-Bit-Core mit neunstufiger Pipeline, der mehrere Instruktionen auf einmal laden und gleichzeitig ausführen kann, wodurch sich die Verarbeitungszeit der Programme verkürzt. Der kompakte In-Order-Core erreicht eine Leistung von 4,9 CoreMarks/MHz1. Sein energieeffizientes Design lässt auf der Basis einer 28 mm CMOS-Prozesstechnologie Taktfrequenzen bis 1,8 GHz(1) zu. Das Unternehmen möchte den SweRV Core auch in verschiedenen internen eingebetteten Systemen verwenden, darunter Flash-Controller und SSDs. Es wird erwartet, dass das Anbieten des Cores auf Open-Source-Basis die Entwicklung neuer datenzentrierter Anwendungen, wie beispielsweise in den Bereichen IoT (Internet of Things), Secure Processing und industrielle Steuerungen, vorantreiben wird.

OmniXtend™ von Western Digital ist ein neues offenes Konzept zur Bereitstellung von Cache-kohärentem Speicher über ein Ethernet-Netzwerk. Diese speicherzentrierte Systemarchitektur bietet Open-Standard-Schnittstellen für den Zugriff und das Teilen von Daten unter mehreren Prozessoren, Machine-Learning-Beschleunigern, GPUs, FPGAs und anderen Komponenten. Diese offene Lösung zum effizienten Anschließen von persistentem Speicher an Prozessoren bietet potenzielle Unterstützung für künftige, fortschrittliche Netzwerkstrukturen, die Rechen-, Massenspeicher-, Speicher- und I/O-Komponenten miteinander verbinden.

Western Digital stellte außerdem seinen Open-Source-basierten SweRV Instruction Set Simulator (ISS)™ vor, der umfassende Testbench-Unterstützung für den Einsatz mit RISC-V-Cores bietet. Ein ISS ist ein Computerprogramm, das die Verarbeitung von Prozessorbefehlen simuliert. Der Simulator ermöglicht die Nachbildung externer Ereignisse (z. B. Störungen oder Busfehler) und stellt sicher, dass der RISC-V-Core ordnungsgemäß funktioniert. Das Unternehmen nutzte den SweRV ISS zum genauen Testen und Validieren des SweRV Cores, wobei mehr als 10 Milliarden Instruktionen ausgeführt wurden. Western Digital geht davon aus, dass sowohl der SweRV Core als auch der SweRV ISS dazu beitragen werden, den Umstieg der Industrie auf eine Open-Source-Befehlssatzarchitektur zu beschleunigen.

"Speeds, Feeds und Brute computing sind nicht mehr die Zauberformel für den Erfolg im Edge- und Endpoint-Computing", betont Mario Morales, Program Vice President, Enabling Technologies and Semiconductors bei IDC. "Je mehr Daten für die Echtzeit-Verarbeitung und -Entscheidungsfindung an die Edge verlagert werden, umso besser sind konfigurierbare Architekturen geeignet, um den Anforderungen umfangreicher und häufig dynamischer Applikations-Workloads gerecht zu werden, besonders wenn diese durch künstliche Intelligenz und das Internet of Things geprägt sind. Energieeffizienz, Konfigurierbarkeit und geringer Stromverbrauch werden zu entscheidenden Kenndaten von Edge- und Endpoint-Computing-Architekturen werden."

Verfügbarkeit und Ressourcen

Der SweRV ISS und die OmniXtend-Architektur von Western Digital stehen unter folgenden Websites zum Download verfügbar:

- OmniXtend: https://github.com/westerndigitalcorporation/omnixtend
- SweRV ISS: https://github.com/westerndigitalcorporation/swerv-ISS

Western Digitals SweRV Core wird im ersten Quartal des Kalenderjahres 2019 verfügbar sein. Weitere Informationen finden Sie auf https://www.westerndigital.com/company/innovations #risc-v .

(1) Geschätzte Performance auf der Basis interner Tests

https://www.wdc.com
Western Digital
Great Oaks Parkway 5601 95119 San Jose, CA

Pressekontakt
http://fundh.de/
F&H Public Relations GmbH
Brabanter Str. 4 80805 München


Diese Pressemitteilung wurde über PR-Gateway veröffentlicht.

Für den Inhalt der Pressemeldung/News ist allein der Verfasser verantwortlich. Newsfenster.de distanziert sich ausdrücklich von den Inhalten Dritter und macht sich diese nicht zu eigen.

Weitere Artikel von Erin Hartin
Weitere Artikel in dieser Kategorie
24.04.2024 | inray Industriesoftware GmbH
inray veröffentlicht Cloud-Plattform für die Produktion
S-IMG
Über Newsfenster.de
seit: Januar 2011
PM (Pressemitteilung) heute: 74
PM gesamt: 409.014
PM aufgerufen: 69.372.547